以太网
核心板支持2路10/100/1000Mbps以太网控制器,用户需外接PHY电路和网口插座才能实现网络通信。
RGMII0管脚
连接器标号 | 处理器引脚号 | 标号 | 默认功能描述 | 第0功能 | 第1功能 | 第2功能 | 第3功能 | 第4功能 | 第5功能 | 与处理器连接方式/上下拉 |
---|---|---|---|---|---|---|---|---|---|---|
B45 | C28 | RGMII0_TXD3 | RGMII0发送数据3 | GPIO2_A7 | SDMMC1_CMD | GMAC0_TXD3 | UART9_RX_M0 | — | — | 直连/无上下拉 |
B46 | E28 | RGMII0_RXD3 | RGMII0接收数据3 | GPIO2_A4 | SDMMC1_D1 | GMAC0_RXD3 | UART6_TX_M0 | — | — | 直连/无上下拉 |
B47 | C27 | RGMII0_TXD2 | RGMII0发送数据2 | GPIO2_A6 | SDMMC1_D3 | GMAC0_TXD2 | UART7_TX_M0 | — | — | 直连/无上下拉 |
B48 | E27 | RGMII0_RXD2 | RGMII0接收数据2 | GPIO2_A3 | SDMMC1_D0 | GMAC0_RXD2 | UART6_RX_M0 | — | — | 直连/无上下拉 |
B49 | G27 | RGMII0_TXD1 | RGMII0发送数据1 | GPIO2_B4 | GMAC0_TXD1 | UART1_TX_M0 | — | — | — | 直连/无上下拉 |
B50 | H25 | RGMII0_RXD1 | RGMII0接收数据1 | GPIO2_B7 | I2S2_SCLK_RX_M0 | GMAC0_RXD1 | UART6_RTSn_M0 | SPI1_MOSI_M0 | — | 直连/无上下拉 |
B51 | F28 | RGMII0_TXD0 | RGMII0发送数据0 | GPIO2_B3 | GMAC0_TXD0 | UART1_RX_M0 | — | — | — | 直连/无上下拉 |
B52 | F27 | RGMII0_RXD0 | RGMII0接收数据0 | GPIO2_B6 | GMAC0_RXD0 | UART1_CTSn_M0 | SPI1_MISO_M0 | — | — | 直连/无上下拉 |
B53 | G28 | RGMII0_TXEN | RGMII0发送使能 | GPIO2_B5 | GMAC0_TXEN | UART1_RTSn_M0 | SPI1_CLK_M0 | — | — | 直连/无上下拉 |
B54 | F24 | RGMII0_RXDV | RGMII0接收数据有效 | GPIO2_C0 | GMAC0_TXEN | GMAC0_RXDV_CRS | UART6_CTSn_M0 | SPI1_CS0_M0 | — | 直连/无上下拉 |
B55 | D27 | RGMII0_TXCLK | RGMII0发送时钟 | GPIO2_B0 | SDMMC1_CLK | GMAC0_TXCLK | UART9_TX_M0 | — | — | 串联22欧电阻/无上下拉 |
B56 | B28 | RGMII0_TXCLK | RGMII0接收时钟 | GPIO2_A5 | SDMMC1_D2 | GMAC0_RXCLK | UART7_RX_M0 | — | — | 直连/无上下拉 |
B57 | H23 | RGMII0_MDIO | RGMII0管理数据信号 | GPIO2_C4 | I2S2_SDO_M0 | GMAC0_MDIO | UART9_CTSn_M0 | SPI2_CS0_M0 | — | 直连/无上下拉 |
B58 | H24 | RGMII0_MDC | RGMII0管理时钟信号 | GPIO2_C3 | I2S2_LRCK_TX_M0 | GMAC0_MDC | UART9_RTSn_M0 | SPI2_MOSI_M0 | — | 直连/无上下拉 |
B59 | G23 | PHY0_REFCLKO_25M | RGMII0晶振信号 | GPIO2_C1 | I2S2_MCLK_M0 | ETH0_REFCLKO_25M | UART7_RTSn_M0 | SPI2_CLK_M0 | — | 串联22欧电阻/无上下拉 |
B60 | F25 | RGMII0_CLK | RGMII0参考时钟 | GPIO2_C2 | I2S2_SCLK_TX_M0 | GMAC0_MCLKINOUT | UART7_CTSn_M0 | SPI2_MISO_M0 | — | 串联22欧电阻/无上下拉 |
RGMII1管脚
连接器标号 | 处理器引脚号 | 标号 | 默认功能描述 | 第0功能 | 第1功能 | 第2功能 | 第3功能 | 第4功能 | 第5功能 | 与处理器连接方式/上下拉 |
---|---|---|---|---|---|---|---|---|---|---|
A45 | U4 | RGMII1_MDIO | RGMII1管理数据信号 | GPIO4_B7 | CIF_VSYNC | EBC_SDOE | GMAC1_MDIO_M1 | I2S2_SCLK_TX_M1 | — | 直连/无上下拉 |
A46 | U2 | RGMII1_CLK | RGMII1参考时钟 | GPIO4_C1 | CIF_CLKIN | EBC_SDCLK | GMAC1_MCLKINOUT_M1 | UART1_CTSn_M1 | I2S2_SCLK_RX_M1 | 直连/无上下拉 |
A47 | U5 | RGMII1_MDC | RGMII1管理时钟信号 | GPIO4_B6 | CIF_HREF | EBC_SDLE | GMAC1_MDC_M1 | UART1_RTSn_M1 | I2S2_MCLK_M1 | 直连/无上下拉 |
A48 | V1 | PHY1_REFCLKO_25M | RGMII1晶振信号 | GPIO4_B3 | I2C4_SCL_M0 | EBC_GDOE | ETH1_REFCLKO_25M_M1 | SPI3_CLK_M0 | I2S2_SDO_M1 | 直连/无上下拉 |
A49 | W2 | RGMII1_TXEN | RGMII1发送使能 | GPIO4_A6 | ISP_FLASHTRIGOUT | EBC_SDCE0 | GMAC1_TXEN_M1 | SPI3_CS0_M0 | I2S1_SCLK_RX_M1 | 直连/无上下拉 |
A50 | V2 | RGMII1_RXDV | RGMII1接收数据有效 | GPIO4_B1 | ISP_PRELIGHT_TRIG | EBC_SDCE3 | GMAC1_RXDV_CRS_M1 | I2S1_SDO2_M1 | — | 直连/无上下拉 |
A51 | AA3 | RGMII1_TXCLK | RGMII1发送时钟 | GPIO4_A0 | CIF_D10 | EBC_SDDO10 | GMAC1_TXCLK_M1 | PDM_CLK1_M1 | — | 直连/无上下拉 |
A52 | Y3 | RGMII1_RXCLK | RGMII1接收时钟 | GPIO4_A3 | CIF_D13 | EBC_SDDO13 | GMAC1_RXCLK_M1 | UART7_RX_M2 | PDM_SDI3_M1 | 直连/无上下拉 |
A53 | Y2 | RGMII1_TXD0 | RGMII1发送数据0 | GPIO4_A4 | CIF_D14 | EBC_SDDO14 | GMAC1_TXD0_M1 | UART9_TX_M2 | I2S2_LRCK_TX_M1 | 直连/无上下拉 |
A54 | W1 | RGMII1_RXD0 | RGMII1接收数据0 | GPIO4_A7 | CAM_CLKOUT0 | EBC_SDCE1 | GMAC1_RXD0_M1 | SPI3_CS1_M0 | I2S1_LRCK_RX_M1 | 直连/无上下拉 |
A55 | Y1 | RGMII1_TXD1 | RGMII1发送数据1 | GPIO4_A5 | CIF_D15 | EBC_SDDO15 | GMAC1_TXD1_M1 | UART9_RX_M2 | I2S2_LRCK_RX_M1 | 串联22欧电阻/无上下拉 |
A56 | V7 | RGMII1_RXD1 | RGMII1接收数据1 | GPIO4_B0 | CAM_CLKOUT1 | EBC_SDCE2 | GMAC1_RXD1_M1 | SPI3_MISO_M0 | I2S1_SDO1_M1 | 直连/无上下拉 |
A57 | Y6 | RGMII1_TXD2 | RGMII1发送数据2 | GPIO3_D6 | CIF_D8 | EBC_SDDO8 | GMAC1_TXD2_M1 | UART1_TX_M1 | PDM_CLK0_M1 | 直连/无上下拉 |
A58 | AA2 | RGMII1_RXD2 | RGMII1接收数据2 | GPIO4_A1 | CIF_D11 | EBC_SDDO11 | GMAC1_RXD2_M1 | PDM_SDI1_M1 | — | 直连/无上下拉 |
A59 | Y5 | RGMII1_TXD3 | RGMII1发送数据3 | GPIO3_D7 | CIF_D9 | EBC_SDDO9 | GMAC1_TXD3_M1 | UART1_RX_M1 | PDM_SDI0_M1 | 串联22欧电阻/无上下拉 |
A60 | Y4 | RGMII1_RXD3 | RGMII1接收数据3 | GPIO4_A2 | EBC_SDDO12 | GMAC1_RXD3_M1 | UART7_CTSn_M0 | UART7_TX_M2 | PDM_SDI2_M1 | 串联22欧电阻/无上下拉 |
作者:SteveChen 创建时间:2025-04-11 16:03
最后编辑:SteveChen 更新时间:2025-04-11 16:04
最后编辑:SteveChen 更新时间:2025-04-11 16:04