核心板引出的MIPI CSI接口,兼容MIPI组织接口标准V1.2,此接口具有4路数据差分通道和2路时钟差分信号,4路数据差分通道,每个通道最大支持2.5Gbps的速率,即最大支持10.0Gbps的速率。i2S3568的MIPI CSI接口应用方式可分为单路和双路两种。

单路即一个摄像头,此时仅使用CLK0,4个数据通道都用于同一个摄像头以达到最大的带宽和分辨率;双路即两个摄像头,两个CLK与4个DATA分别组成两组2线的MIPI CSI接口,便于更好地支持双目应用。

方案一
Sensor1 x4Lane

  • MIPI_CSI_CLK0_P, MIPI_CSI_CLK0_N

  • MIPI_CSI_D0, MIPI_CSI_D1, MIPI_CSI_D2, MIPI_CSI_D3

方案二
Sensor1 x2Lane

  • MIPI_CSI_CLK0_P, MIPI_CSI_CLK0_N

  • MIPI_CSI_D0, MIPI_CSI_D1

Sensor2 x2Lane

  • MIPI_CSI_CLK1_P, MIPI_CSI_CLK1_N

  • MIPI_CSI_D2, MIPI_CSI_D3

 

连接器标号处理器引脚号信号定义功能描述
D65AG10MIPI_CSI_CLK0_PMIPI-CSI差分时钟0正
D67AH10MIPI_CSI_CLK0_NMIPI-CSI差分时钟0负
D71AG12MIPI_CSI_D0_PMIPI-CSI差分0信号正
D73AH12MIPI_CSI_D0_NMIPI-CSI差分0信号负
D77AG11MIPI_CSI_D1_PMIPI-CSI差分1信号正
D79AH11MIPI_CSI_D1_NMIPI-CSI差分1信号负
D78AG9MIPI_CSI_CLK1_PMIPI-CSI差分时钟1正
D80AH9MIPI_CSI_CLK1_NMIPI-CSI差分时钟1负
D66AE11MIPI_CSI_D2_PMIPI-CSI差分2信号正
D68AD11MIPI_CSI_D2_NMIPI-CSI差分2信号负
D72AD9MIPI_CSI_D3_PMIPI-CSI差分3信号正
D74AE9MIPI_CSI_D3_NMIPI-CSI差分3信号负
作者:SteveChen  创建时间:2025-04-11 15:47
最后编辑:SteveChen  更新时间:2025-04-11 15:52
上一篇:
下一篇: