Page tree
Skip to end of metadata
Go to start of metadata

特性

CPU

  • NXP i.MX 6UltraLite / 6ULL,ARM® Cortex®-A7内核,运行频率最高可达900 MHz.
  • 32KB L1 指令缓存,32KB L1 数据缓存,128KB  L2 缓存
  • NEON MPE
  • ARM TrustZone
  • TRNG,加密引擎(带DPA的AES,TDES/SHA/RSA),安全引导
  • Secure JTAG Controller
  • 安全RTC时钟
  • PXP (PiXel Processing Pipeline)

显示

  • 支持并行LCD显示,分辨率支持最高可达WXGA (1366x768)
  • 支持电阻和电容触摸屏

存储器

  • 16位DDR3L存储器,最高支持1GB.
  • 8位SLC NAND Flash
  • 8bit EMMC Flash
  • Quad-SPI NOR Flash

音频接口

  • 3个I2S/SAI,
  • S/PDIF Tx/Rx
  •  MQS

两个HS/FS USB 2.0 OTG,支持器件或主机,带PHY接口

两个10/100以太网,支持IEEE 1588协议,其中一路PHY芯片

两个12位ADC,高达10个输入通道

并行摄像头传感器接口

其他接口

  • GPIO/I2C/SPI/CAN/PWM/UART/SDIO/

单5V供电

低功耗优化,待机功耗50mA

尺寸,48mm x 38mm x 6.5mm

板对板连接器

支持工业级温度范围

硬件结构

 i2S-6UB系列核心板搭载了DDR3L存储器、NAND Flash或者eMMC电子硬盘、10/100M以太网PHY、可选的QSPI NOR Flash存储器,并将CPU其他IO资源通过高速板对板连接器引出。板载资源结构如图所示:


硬件布局

I2S-6UB系列核心板具有丰富的内置和IO资源,具体分布如下图:


i2S-6UB核心板eMMC Flash版本


i2S-6UB核心板NAND Flash版本


对应器件位号如下:

资源

位号

说明

CPU

U5

i.MX 6ULL系列处理器

DDR3L

U1

DDR3内存,容量大小可选

NAND Flash

U4

NAND容量可选,标准配置256MB

EMMC

U3

EMMC容量可选,标准搭配4GB

QSPI Flash

U10

默认没有焊接

Ethernet PHY

U6

10/100M以太网PHY

Power LED

D1

红色电源指示灯

Expansion Header 1

J1

核心板接口1

Expansion Header 2

J2

核心板接口2


外扩资源

I2S-6UB系列核心板将 i.MX 6ULL 处理器部分引脚维持原定义,延伸到了扩展连接器上。用户可以配合外设驱动,实现自己的外设需求。以下是引脚外设接口列表:

项目

参数

网口

支持2路百兆网,其中一路集成PHY

GPIO

支持高达94路通用输入输出接口

串口

支持最多8路串口

I2C

支持最多4路I2C总线

CAN

支持最多2路CAN总线

SPI

支持最多4路SPI

ADC

支持最多8路ADC

PWM

支持最多4路PWM

I2S

支持最多2路I2S

Camera

支持8bit摄像头接口

JTAG

支持JTAG调试口

                                         

注:此表部分功能有复用,上表只列出每种外设最大可配置的数量,详情请参考芯片数据手册




  • No labels
Write a comment…